| Mode | Name | Size | |
|---|---|---|---|
| -rw-r--r-- | ex10_top_run_msim_rtl_verilog.do | 205 | logplain | 
| -rw-r--r-- | spitest.do | 82 | logplain | 
| -rw-r--r-- | tb_spi2dac.do | 353 | logplain | 
|  | index : e2-verilab | |
| IC-EE2 Verilog Laboratory | git daemon user | 
| summaryrefslogtreecommitdiff | 
| Mode | Name | Size | |
|---|---|---|---|
| -rw-r--r-- | ex10_top_run_msim_rtl_verilog.do | 205 | logplain | 
| -rw-r--r-- | spitest.do | 82 | logplain | 
| -rw-r--r-- | tb_spi2dac.do | 353 | logplain |